교수/연구 | Faculty/Research

연구실소개

컴퓨터구조 및 병렬처리연구실

컴퓨터구조 및 병렬처리연구실

Computer Architecture and Parallel Processing Lab

지도교수 : 이혁재 교수

연구분야 : 컴퓨터 및 VLSI 시스템

연구실 소개 자료 :



  • 연구실소개 및 연구분야
  • 컴퓨터 구조, 병렬처리 및 영상 처리를 위한 프로세서 구조 최적화에 관한 연구를 수행한다. 최근 스마트폰, 스마트 TV, 및 스마트 자동차등의 발달과 더불어 이들 스마트 기기의 두뇌 역할을 하는 프로세서에 관한 연구들이 활발히 진행 중이다. 이러한 스마트 기기용 프로세서는 이전의 PC에 사용되는 전통적인 프로세서 구조와는 다른 특징을 지닌다. 즉, 응용프로그램에 최적화되면서도 저 가격, 저 전력 소비 등의 특성이 요구된다. 이러한 요구를 충족시키기 위한 스마트 기기용 프로세서 구조에 관하여 연구를 수행하고 있으며, 특히 영상 압축이나 영상내 객체 인식과 같은 응용에 최적화된 프로세서 구조, SOC (System-on-Chip), 및 하드웨어 IP 최적화 기법등을 연구한다. 반도체 집적기술의 발달에 따라 하나의 칩에 여러 개의 프로세서를 집적시키는 CMP (Chip Multi-Processing)가 가능하게 되어 스마트 기기에도 널리 사용되고 있다. 여러 개의 프로세서들을 효과적으로 연결하기 위한 on-chip bus 구조 및 이들 프로세서를 동시에 효율적으로 사용하기 위한 병렬처리 개발환경 구축도 연구하고 있다.

    ▶ 연구 분야
    SoC, Computer Architecture, Parallel Processing, 영상 처리용 칩 설계
  • 최근 관심분야 및 주요 연구과제
  • ▶ 최근 관심분야
    SoC, Computer Architecture, Parallel Processing, 영상 처리용 칩 설계

    ▶ 주요 연구과제
    - H.264 영상 압축용 저전력 설계 기법 연구
    - SVC 및 HEVC 차세대 영상 압축용 칩 구조 설계
    - 스마트 TV용 멀티미디어 플랫폼 설계
    - 스마트 자동차용 영상 인식 SOC 설계
  • 최근 주요 논문/특허
  • ▶ 논문
    [1] Jin-Su Jung, Young-Joon Jo, and Hyuk-Jae Lee, "A Fast H.264 Intra Frame Encoder with Serialized Execution of 4x4 and 16x16 Predictions and Early Termination," Journal of Signal Processing Systems, Vol. 64, pp. 161-175, July 2011.
    [2] Chae Eun Rhee, Jin-Su Jung and Hyuk-Jae Lee, "A Real-time H.264/AVC Encoder with Complexity Aware Time Allocation", IEEE Transactions on Circuits and Systems for Video Technology, Vol 20, pp 1848-1862, December 2010.

    ▶ 특허
    [1] 이혁재 ; 이채은, "H.264/AVC의 인코딩 방법,“ 한국, 재단법인서울대학교산학협력재단, 2011-08-17, 10-1058782

TOP