커뮤니티 | Community

세미나

[교육] 2008년 ISRC 심화동계교육

2008-01-14l 조회수 10597




OpenRISC 프로세서를 사용한 ISP 설계 및 FPGA 구현 실습

1. 강의 대상 : 반도체 설계, 이미지 센서, 영상 신호 처리  등을  연구하는 산업체 연구원 및 대학원생

2. 강의 내용
이미지 센서에서 출력되는 Bayer pattern 신호를 받아서 RGB 혹은 YUV 신호로 변환하고, 화질을 향상시키기 위한 다양한 신호처리를 하는 칩을 ISP (Image Signal Processor)라고 한다. ISP의 주요 기능들인 lens correction, auto exposure, auto white balance, demosaicking, downsampling, color correction, color conversion, 및 noise reduction등에 대한 간단한 소개한다. ISP의 하드웨어 아키텍처에 대해서 설명하고, 마이크로 프로세서를 사용하여 ISP 알고리즘의 일부를 구현해보는 실습을 한다. ISP 구현을 위한 마이크로프로세서는 open source로 널리 사용되는 OpenRISC 프로세서를 사용한다. 효율적인 구현을 위해서 OpenRISC 프로세서의 아키텍처를 간단히 소개하고, OpenRISC를 기반으로 AMBA bus가 연결된 SoC 플랫폼에 대해서 설명한다. OpenRISC 기반 ISP를 ARM사에서 개발한 Versatile board에 장착된 FPGA에 구현하는 실습을 수행한다.

3. 강의 일정 (2일)
   2. 27(수) 10:00-12:00 : OpenRISC 아키텍처 및 SoC 플랫폼 설명
                13:00-14:00 : OpenRISC 기반 SoC의 HDL 구조 설명
                14:00-17:00 : OpenRISC 기반 SoC의 설계 실습
   2. 28(목) 10:00-11:00 : ISP pipeline 개요 설명
                11:00-12:00 : Demosaicking 알고리즘 설명
                13:00-14:00 : Demosaicking 알고리즘의 C 구현 및 Versatile 보드 구조 설명
                14:00-17:00 : OpenRISC 기반 Demosasicking 알고리즘의 FPGA 구현

4. 강사진
이혁재 (서울대학교 반도체공동연구소 및 전기공학부 / hjlee@capp.snu.ac.kr)

5. 담당조교 : 현경환/주종환 (서울대학교 전기공학부 석사과정/ ghhyun,remember@capp.snu.ac.kr)

6. 등록안내
  ○ 일반등록비(사전 : 26만원 /사후 : 28만원), 학생등록비(사전 : 14 만원/사후 : 16만원 )
  ○ 등록비를 아래 계좌로 실명 입금 후 , 홈페이지(http://isrc.snu.ac.kr)에서 On-line 접수
  ▶ 계좌번호 : 079-01-418071(서울대 지점 농협중앙회) / 예금주 : 반도체공동연구소
   ○ 접수기간 : 2008년 1월28일(월) - 2월 19일(화)
   ○ 문의 : 행정실 임영숙 (lys1023@snu.ac.kr / 02-880-5462)

RELATED LINKS



학부연구실+ more  


TOP